* Данный текст распознан в автоматическом режиме, поэтому может содержать ошибки
Таймеры
305
Эта схема представляет собой недорогой таймер. Принцип его действия следу ющий: когда переключатель S1 замыкается, конденсатор С1 начинает заряжаться через резистор R1 от источника питания 9 В. Когда на входе трехбуферного уси лителя достигается величина напряжения, равная примерно 70% от напряжения питания, на его выходе устанавливается высокий уровень на время, определяемое функцией задержки. До тех пор пока переключатель S1 замкнут, на выходе 2 мик росхемы IC1 будет оставаться высокий уровень выходного сигнала. Размыкание пе реключателя S1 приведет к сбросу таймера (установке в исходное состояние), так как это позволит конденсатору С1 разряжаться через диод D1 и резистор R2.
ТАЙМЕР С БОЛЬШИМ ИНТЕРВАЛОМ ОТСЧЕТА
Основным элементом схемы является КМОП микросхема (IC3 типа 7240) програм мируемого таймера, точность ее составляет 0,5%. Схема на рис. 109.3 содержит так товый генератор, частота которого определяется резистором и конденсатором и равна величине RC секунд. Следовательно, задав максимальное сопротивление резистора равным 10 МОм, а максимальную емкость конденсатора – 1000 мкФ, можно получить период времени в 10000 с (2,8 ч). Кроме того, в микросхеме IC3 есть 8 разрядный делитель. Полный период, которого можно достичь, увеличива ется в 127 раз, что составляет уже более 14 дней. Переключатель S1 служит для включения питания, его наличие в схеме необязательно. При замыкании переклю чателя S2 таймер начинает отсчет времени, при этом генерируется короткий им пульс низкого уровня, который поступает на вход 11 микросхемы таймера IC3. В нормальном состоянии на выходе таймера формируется напряжение высоко го уровня, но в течение всего интервала отсчета на выходе устанавливается низ кое напряжение. Продолжительность этого интервала выбирается с помощью поворотного переключателя S3. Выводы 1–8 микросхемы IC3 являются выходами 8 разрядного делителя, при сбросе счетчика на них устанавливается высокий уро вень. В течение времени отсчета выходной сигнал на выходах меняется в соответ ствии с инвертированной двоичной последовательностью. Через резистор R5 эти выходы соединены со входом «Сброс» (вывод 10), и таким образом счетчик уста навливается в исходное состояние по окончании интервала отсчета. Первый ло гический каскад состоит из двух логических элементов ИЛИ НЕ (a и b) и логи ческого элемента И НЕ, части ИС IC1 4011 (d), включенного как инвертор. С помощью этих логических элементов определяются два состояния. Выходной сигнал высокого уровня либо на входе 8, либо 9 приводит к тому, что на выходе логического элемента IC2c (вывод 10) устанавливается низкий уровень. Следо вательно, низкий уровень формируется на входе RST («Сброс») ИС IC4. Микро схема IC4 – это 14 разрядный счетчик со встроенным генератором, который на чинает генерировать колебания при низком уровне на выводе «Сброс». Частота этого генератора равна примерно 25 кГц; в результате деления на выход 7 поступает сигнал частотой 1,6 кГц (сигнал высокого тона), а на выход 6 – 200 Гц (низкого тона), а также дополнительные сигналы на выходе 1 с частотой 6 Гц (обеспечивает